总体概述
Spartan-II系列的FPGAs有一个规则的、灵活的、可编程的可配置逻辑块(CLBs)体系结构,周围被一个周边的可编程的输入/输出块(IOBs)所包围。有四个延迟锁定循环(DLL),在模具的每个角落。两列块RAM位于模具的相对两侧,在clb和IOB列之间。这些功能元素通过一个强大的多功能路由通道的层次结构相互连接(参见图1)。
Spartan-IIfpga是通过将配置数据加载到内部静态内存单元中来定制的。使用这种方法,可以实现无限制的重编程周期。在这些单元格中存储的值决定了在FPGA中实现的逻辑函数和互连。配置数据可以从外部串行PROM(主串行模式)读取,也可以以从串行、从并行或边界扫描模式写入FPGA。
Spardan-IIfpga通常用于大容量的应用程序,其中快速可编程解决方案的多功能性增加了好处。Spardan-IIfpga是缩短产品开发周期的理想选择,同时为大量生产提供了一种具有成本效益的解决方案。
斯巴达-iifpga通过先进的架构和半导体技术实现了高性能、低成本的操作。斯巴达-ii设备提供高达200 MHz的系统时钟速率。除了大容量可编程逻辑解决方案的传统优点外,Spardan-IIfpga还提供片上同步单端口和双端口RAM(块和分布式形式)、DLL时钟驱动器、所有触发器上的可编程设置和复位、快速携带逻辑和许多其他功能。
特征
•第二代ASIC替换技术
-密度高达5292个逻辑单元,最高可达
200000个系统门
-基于Virtex®FPGA的简化功能
建筑学
-无限重编程能力
-成本非常低
-成本效益高的0.18微米工艺
•系统级功能
-选择RAM™ 分层存储器:
·16位/LUT分布式RAM
·可配置4K位块RAM
·与外部RAM的快速接口
-完全符合PCI
-低功耗分段路由架构
-验证/可观测性的完全读回能力
-用于高速运算的专用进位逻辑
-高效的乘法器支持
-用于宽输入函数的级联链
-丰富的寄存器/锁存器,具有启用、设置、重置功能
-四个用于高级时钟控制的专用DLL
-四主低偏斜全局时钟分布网
-IEEE 1149.1兼容边界扫描逻辑
•多功能I/O和封装
-无铅封装选项
-各种密度的低成本封装
-常见软件包中的家族封装兼容性
-16个高性能接口标准
-热插拔紧凑型PCI友好型
-零保持时间简化了系统计时
•核心逻辑以2.5V供电,I/O以1.5V供电,
2.5V或3.3V
•由强大的Xilinx®ISE®开发提供全面支持
系统
-全自动映射、放置和布线