概述
Spartan-II系列的FPGAs有一个规则的、灵活的、可编程的可配置逻辑块(CLBs)体系结构,周围被一个周边的可编程的输入/输出块(IOBs)所包围。有四个延迟锁定循环(DLL),在模具的每个角落。两列块RAM位于模具的相对两侧,在clb和IOB列之间。这些功能元素通过一个强大的多功能路由通道的层次结构相互连接。
Spartan-IIfpga是通过将配置数据加载到内部静态内存单元中来定制的。使用这种方法,可以实现无限制的重编程周期。在这些单元格中存储的值决定了在FPGA中实现的逻辑函数和互连。配置数据可以从外部串行PROM(主串行模式)读取,也可以以从串行、从并行或边界扫描模式写入FPGA。
Spardan-IIfpga通常用于大容量的应用程序,其中快速可编程解决方案的多功能性增加了好处。Spardan-IIfpga是缩短产品开发周期的理想选择,同时为大量生产提供了一种具有成本效益的解决方案。
斯巴达-iifpga通过先进的架构和半导体技术实现了高性能、低成本的操作。斯巴达-ii设备提供高达200MHz的系统时钟速率。除了大容量可编程逻辑解决方案的传统优点外,Spardan-IIfpga还提供片上同步单端口和双端口RAM(块和分布式形式)、DLL时钟驱动器、所有触发器上的可编程设置和重置、快速携带逻辑和许多其他功能。
特征
•第二代ASIC替换技术
-密度高达5292个逻辑单元,最多200000个系统门
-基于Virtex®FPGA的精简功能
建筑学
-无限重编程能力
-非常低的成本
-成本效益高的0.18微米工艺
•系统级功能
-选择内存™ 分层存储:
·16位/LUT分布式RAM
·可配置4K位块RAM
·与外部RAM的快速接口
-完全符合PCI
-低功耗分段路由结构
-具有完整的可读性,便于验证/观察
-用于高速运算的专用进位逻辑
-高效的乘数支持
-用于宽输入函数的级联链
-具有启用、设置、重置功能的大量寄存器/锁存器
-四个用于高级时钟控制的专用DLL
-四种主要的低偏差全局时钟分布网
-IEEE 1149.1兼容边界扫描逻辑
•多功能I/O和封装
-无铅包装选项
-所有密度均可提供低成本包装
-通用软件包中的系列封装兼容性
-16高性能接口标准
-热插拔紧凑型PCI友好型
-零保持时间简化了系统计时
•核心逻辑供电电压为2.5V,I/O供电电压为1.5V,2.5V或3.3V
•得到强大的Xilinx®ISE®开发的充分支持
系统
-全自动映射、放置和布线
